電源電壓抑制比

维基百科,自由的百科全书
跳转至: 导航搜索

在電子學中, 電源抑制比(power supply rejection ratio, PSRR)是一個長期廣泛用於電子放大器(特別是運算放大器 )或穩壓器的數據手冊),用來描述某一設備可以拒絕的來源于電源噪音大小。

電源抑制比的定義是電源電壓變化與設備的輸出電壓相應變化的比例。[1][2] 但測試並不局限於直流 (零頻率) ;經常運算放大器也將給予其在不同頻率的PSRR(在這種情況下,是某一電源軌(power supply rail)下的正弦波振幅的有效值與輸出的比率) 。


PSRR(dB) = 20 \log_{10}\left({\Delta V_\mathrm{supply} \over {\Delta  V_\mathrm{out}}} \cdot A_v\right)\mbox{dB}

單位通常使用分貝。一個理想的運算放大器將有無限的PSRR。


參考[编辑]

  1. ^ Allen, Phillip; Hpolberg, Douglas, CMOS Analog Circuit Design, Oxford University Press, Inc, cc 1987.
  2. ^ Franco, Design With Operational Amplifiers and Analog Integrated Circuits, McGraw-Hill, Inc, cc 1988.

外部連接[编辑]

1.Operational Amplifier Power Supply Rejection Ratio (PSRR) and Supply Voltages by Analog Devices, Inc. Definition and measurement of PSRR. http://www.analog.com/static/imported-files/tutorials/MT-043.pdf

2.Testing an A/D's power supply rejection ratio by Rob Reeder, Senior design engineer, Analog Devices Inc., Multi-Chip Products Group, Greensboro, N.C. http://www.commsdesign.com/design_corner/showArticle.jhtml?articleID=12804251