電源電壓抑制比

維基百科,自由的百科全書

在電子設備中, 電源抑制比(power supply rejection ratio, PSRR)是一個經常在電子放大器(特別是運算放大器 )或穩壓器的規格書出現的參數,用來描述某一設備對電源雜訊(來自電源的雜訊)的抑制能力。

電源抑制比的定義是電源電壓變化做成設備輸出的電壓相應變化的比例。[1][2]因為此比值一般較大,為方便使用,常以 分貝(dB)作為單位,理想的設備其PSRR是無限大。PSRR會隨頻率而改變,規格書一般會以圖表展示不同頻率下的PSRR,較簡單的方式會只標示某特定頻率下的PSRR作參考用。

在放大器的情況下,由於整個線路有閉環增益(Av),電源的雜訊(△Vsupply)會被放大而得出(△Vout),放大器本身的PSRR會是:

例如一個放大器PSRR = 100dB,應用在一個閉環增益 = 40dB的線路時,整體線路的PSRR就是:

.

如此,即當電源輸出電壓為1V時,其輸出的雜訊就是:

參見[編輯]

參考[編輯]

  1. ^ Allen, Phillip; Hpolberg, Douglas, CMOS Analog Circuit Design, Oxford University Press, Inc, cc 1987.
  2. ^ Franco, Design With Operational Amplifiers and Analog Integrated Circuits, McGraw-Hill, Inc, cc 1988.

外部連結[編輯]

1.Operational Amplifier Power Supply Rejection Ratio (PSRR) and Supply Voltages by Analog Devices, Inc. Definition and measurement of PSRR. http://www.analog.com/static/imported-files/tutorials/MT-043.pdf頁面存檔備份,存於網際網路檔案館

2.Testing an A/D's power supply rejection ratio by Rob Reeder, Senior design engineer, Analog Devices Inc., Multi-Chip Products Group, Greensboro, N.C. http://www.commsdesign.com/design_corner/showArticle.jhtml?articleID=12804251 Archive.is存檔,存檔日期2013-01-19