本页使用了标题或全文手工转换
本页使用了标题或全文手工转换

集成电路

维基百科,自由的百科全书
跳转至: 导航搜索
中国大陆 集成电路
台湾 积体电路
港澳 集成电路
Intel Core 2积体电路核心

集成电路英语:integrated circuit缩写:IC)、或称微电路microcircuit)、微芯片microchip)、芯片/晶片(chip)在电子学中是一种把电路(主要包括半导体装置,也包括被动元件等)小型化的方式,并时常制造在半导体晶圆表面上。

前述将电路制造在半导体晶片表面上的积体电路又称薄膜(thin-film)积体电路。另有一种厚膜英语Thick film technology(thick-film)集成电路英语hybrid integrated circuithybrid integrated circuit[1][a]是由独立半导体设备被动元件,集成到基板或线路板所构成的小型化电路[b]

本文是关于单片(monolithic)集成电路,即薄膜积体电路。

积体电路是由杰克·基尔比在1958年发明的。其因此荣获2000年诺贝尔物理奖,但同时间也发展出近代实用的积体电路的罗伯特·诺伊斯,却早于1990年就过世。

介绍[编辑]

电晶体发明并大量生产之后,各式固态半导体元件如二极体、电晶体等大量使用,取代了真空管在电路中的功能与角色。到了20世纪中后期半导体制造技术进步,使得集成电路成为可能。相对于手工组装电路使用个别的分立电子元件,积体电路可以把很大数量的微晶体管集成到一个小芯片,是一个巨大的进步。集成电路的规模生产能力,可靠性,电路设计的模块化方法确保了快速采用标准化集成电路代替了设计使用离散晶体管。

集成电路对于离散晶体管有两个主要优势:成本和性能。成本低是由于芯片把所有的元件通过照相平版技术,作为一个单位印刷,而不是在一个时间只制作一个晶体管。性能高是由于元件快速开关,消耗更低能量,因为元件很小且彼此靠近。2006年,芯片面积从几平方毫米到350 mm²,每mm²可以达到一百万个晶体管。

第一个集成电路雏形是由杰克·基尔比于1958年完成的,其中包括一个双极性晶体管,三个电阻和一个电容器,相较于现今科技的尺寸来讲,体积相当庞大。

电子显微镜下碳纳米管微电脑晶片体的场效应画面

根据一个芯片上集成的微电子器件的数量,集成电路可以分为以下几类:

  • 小型积体电路(SSI英文全名为Small Scale Integration )逻辑门10个以下或 电晶体100个以下。
  • 中型积体电路(MSI英文全名为Medium Scale Integration )逻辑门11~100个或 电晶体101~1k个。
  • 大型积体电路(LSI英文全名为Large Scale Integration )逻辑门101~1k个或 电晶体1,001~10k个。
  • 超大型积体电路(VLSI英文全名为Very large scale integration )逻辑门1,001~10k个或 电晶体10,001~100k个。
  • 极大型积体电路(ULSI英文全名为Ultra Large Scale Integration )逻辑门10,001~1M个或 电晶体100,001~10M个。
  • GLSI英文全名为Giga Scale Integration,逻辑门1,000,001个以上或 电晶体10,000,001个以上。

而根据处理信号的不同,可以分为模拟集成电路数字集成电路、和兼具类比与数位的混合讯号积体电路

集成电路的发展[编辑]

最先进的集成电路是微处理器或多核处理器的核心,可以控制电脑手机到数字微波炉的一切。记忆体特定应用积体电路是其他集成电路家族的例子,对于现代信息社会非常重要。虽然设计开发一个复杂集成电路的成本非常高,但是当分散到通常以百万计的产品上,每个集成电路的成本最小化。集成电路的性能很高,因为小尺寸带来短路径,使得低功率逻辑电路可以在快速开关速度应用。

这些年来,集成电路持续向更小的外型尺寸发展,使得每个芯片可以封装更多的电路。这样增加了每单位面积容量,可以降低成本和增加功能-见摩尔定律,集成电路中的晶体管数量,每1.5年增加一倍。总之,随着外形尺寸缩小,几乎所有的指标改善了-单位成本和开关功率消耗下降,速度提高。但是,集成纳米级别设备的IC不是没有问题,主要是泄漏电流。因此,对于最终用户的速度和功率消耗增加非常明显,制造商面临使用更好几何学的尖锐挑战。这个过程和在未来几年所期望的进步,在半导体国际技术路线图中有很好的描述。

越来越多的电路以集成芯片的方式出现在设计师手里,使电子电路的开发趋向于小型化、高速化。越来越多的应用已经由复杂的模拟电路转化为简单的数字逻辑集成电路。

集成电路的普及[编辑]

仅仅在其开发后半个世纪,集成电路变得无处不在,电脑,手机和其他数字电器成为现代社会结构不可缺少的一部分。这是因为,现代计算,交流,制造和交通系统,包括互联网,全都依赖于集成电路的存在。甚至很多学者认为有集成电路带来的数位革命是人类历史中最重要的事件。IC的成熟将会带来科技的大跃进,不论是在设计的技术上,或是半导体的制程突破,两者都是息息相关。

分类[编辑]

加以颜色标示的积体电路内部单元构成实例,四层铜平面作电路连接,之下是多晶矽(粉红)、阱(灰)、与基片(绿)

集成电路的分类方法很多,依照电路属类比数位,可以分为:类比积体电路数位积体电路混合讯号积体电路(类比和数位在一个芯片上)。

数位积体电路可以包含任何东西,在几平方毫米上有从几千到百万的逻辑门正反器,多工器和其他电路。这些电路的小尺寸使得与板级集成相比,有更高速度,更低功耗(参见低功耗设计)并降低了制造成本。这些数字IC,以微处理器,数字信号处理器微控制器为代表,工作中使用二进制,处理1和0信号。

类比积体电路有,例如传感器,电源控制电路和运放,处理类比讯号。完成放大滤波解调混频的功能等。通过使用专家所设计、具有良好特性的类比积体电路,减轻了电路设计师的重担,不需凡事再由基础的一个个电晶体处设计起。

集成电路可以把类比和数位电路集成在一个单芯片上,以做出如类比数位转换器数位类比转换器等器件。这种电路提供更小的尺寸和更低的成本,但是对于信号冲突必须小心。

制造[编辑]

从1930年代开始,元素周期表中的化学元素中的半导体被研究者如贝尔实验室威廉·肖克利(William Shockley)认为是固态真空管的最可能的原料。从氧化铜,再到,原料在1940到1950年代被系统的研究。今天,尽管元素中期表的一些III-V价化合物如砷化镓应用于特殊用途如:发光二极管激光太阳能电池和最高速集成电路,单晶硅成为集成电路主流的基层。创造无缺陷晶体的方法用去了数十年的时间。

半导体集成电路制程,包括以下步骤,并重复使用:

使用单晶硅晶圆(或III-V族,如砷化镓)用作基层。然后使用光刻、掺杂、CMP等技术制成MOSFETBJT等元件,然后利用薄膜和CMP技术制成导线,如此便完成晶片制作。因产品效能需求及成本考量,导线可分为铝制程(以溅镀为主)铜制程英语Copper interconnect(以电镀为主参见Damascene英语Damascene[2][3][4]主要的制程技术可以分为以下几大类:黄光微影、蚀刻、扩散、薄膜、平坦化制成、金属化制成 IC由很多重叠的层组成,每层由影像技术定义,通常用不同的颜色表示。一些层标明在哪里不同的掺杂剂扩散进基层(成为扩散层),一些定义哪里额外的离子灌输(灌输层),一些定义导体(多晶硅或金属层),一些定义传导层之间的连接(过孔或接触层)。所有的元件由这些层的特定组合构成。

  • 在一个自排列(CMOS)过程中,所有门层(多晶硅或金属)穿过扩散层的地方形成晶体管。
  • 电阻结构,电阻结构的长宽比,结合表面电阻系数,决定电阻。
  • 电容结构,由于尺寸限制,在IC上只能产生很小的电容。
  • 更为少见的电感结构,可以制作芯片载电感或由回旋器模拟。

因为CMOS设备只引导电流在逻辑门之间转换,CMOS设备比双极型元件(如双极性晶体管消耗的电流少很多,也是现在主流的元件。透过电路的设计,将多颗的电晶体管画在矽晶圆上,就可以画出不同作用的集成电路。

随机存取存储器是最常见类型的集成电路,所以密度最高的设备是存储器,但即使是微处理器上也有存储器。尽管结构非常复杂-几十年来芯片宽度一直减少-但集成电路的层依然比宽度薄很多。元件层的制作非常像照相过程。虽然可见光谱中的光波不能用来曝光元件层,因为他们太大了。高频光子(通常是紫外线)被用来创造每层的图案。因为每个特征都非常小,对于一个正在调试制造过程的过程工程师来说,电子显微镜是必要工具。

在使用自动测试设备(ATE)包装前,每个设备都要进行测试。测试过程称为晶圆测试或晶圆探通。晶圆被切割成矩形块,每个被称为晶片(“die”)。每个好的die被焊在“pads”上的铝线或金线,连接到封装内,pads通常在die的边上。封装之后,设备在晶圆探通中使用的相同或相似的ATE上进行终检。测试成本可以达到低成本产品的制造成本的25%,但是对于低产出,大型和/或高成本的设备,可以忽略不计。

在2005年,一个制造厂(通常称为半导体工厂英语Semiconductor fabrication plant,常简称fab,指fabrication facility)建设费用要超过10亿美元,因为大部分操作是自动化的。

封装[编辑]

最早的集成电路使用陶瓷扁平封装,这种封装很多年来因为可靠性和小尺寸继续被军方使用。商用电路封装很快转变到双列直插封装,开始是陶瓷,之后是塑料。1980年代,VLSI电路的针脚超过了DIP封装的应用限制,最后导致插针网格阵列芯片载体的出现。

表面贴着封装在1980年代初期出现,该年代后期开始流行。它使用更细的脚间距,引脚形状为海鸥翼型或J型。以Small-Outline Integrated Circuit英语Small-Outline Integrated Circuit(SOIC)为例,比相等的DIP面积少30-50%,厚度少70%。这种封装在两个长边有海鸥翼型引脚突出,引脚间距为0.05英寸。

Small-Outline Integrated Circuit(SOIC)和PLCC封装。1990年代,尽管PGA封装依然经常用于高端微处理器。PQFPthin small-outline package英语thin small-outline package(TSOP)成为高引脚数设备的通常封装。Intel和AMD的高端微处理器现在从PGA(Pine Grid Array)封装转到了平面网格阵列封装(Land Grid Array,LGA)封装。

球栅阵列封装封装从1970年代开始出现,1990年代开发了比其他封装有更多管脚数的覆晶球栅阵列封装封装。在FCBGA封装中,晶片(die)被上下翻转(flipped)安装,通过与PCB相似的基层而不是线与封装上的焊球连接。FCBGA封装使得输入输出信号阵列(称为I/O区域)分布在整个晶片的表面,而不是限制于晶片的外围。如今的市场,封装也已经是独立出来的一环,封装的技术也会影响到产品的品质及良率。

报章[编辑]

  • 2014年9月12日,科技新报(TechNews)发表《积体电路发明56周年纪念——诞生之路》一文,向大众简介“积体电路”兴起过程。[5]

参考文献[编辑]

脚注
  1. ^ 注解:混合信号积体电路(mixed signal)是指混合数位与类比功能,与混成(hybrid)积体电路不同[1]
  2. ^ 系统芯片
引用

延伸阅读[编辑]

参见[编辑]

外部连接[编辑]

Wikisource-logo.svg

一般

专利

  • US3,138,743 – Miniaturized electronic circuit – J. S. Kilby
  • US3,138,747 – Integrated semiconductor circuit device – R. F. Stewart
  • US3,261,081 – Method of making miniaturized electronic circuits – J. S. Kilby
  • US3,434,015 – Capacitor for miniaturized electronic circuits or the like – J. S. Kilby

集成电路模具制造