芯粒
外观
芯粒(英语:chiplet)[1][2][3][4]是一个微型集成电路(integrated circuit,IC),包含明确定义的功能子集。它被设计为与单个封装内插器上的其他小芯片结合在一起。一组芯粒可以在混合搭配“乐高式”堆叠组件中实现。
作为一种异构集成技术,基于芯粒的设计技术可利用先进的封装技术将不同功能的多个异构芯片集成到单个芯片中,可有效应对摩尔定律失效。随着工艺节点向前发展,成本、设计周期和复杂性急剧上升,推动业界集中芯粒领域。 芯粒可允许IC设计人员合并不同工艺节点制造的芯片,并在不同的项目中重复使用,这有助于降低设计成本,提高良率[5]。
优点
[编辑]Chiplet突破了SoC的四大设计极限:突破光罩面积规模极限;异质集成突破功能极限,不再受多工艺约束;算力可扩展提升芯片性;敏捷开发缩短工期极限[6]。
与传统单片系统相比,具有以下优点:
- 可重新使用的知识产权:[7]同一个chiplet可以在许多不同的设备中使用
- 异构集成:[8]芯粒可使用不同的工艺、材料和节点制造,每种工艺、材料和节点都可针对其特定功能进行优化
- 裸片良率: [9]芯粒可以在组装前进行测试,从而提高最终器件的良率
在单个集成电路中一起工作的多个芯粒可称为多芯片模块、混合IC 、 2.5D集成电路或高级封装。
芯粒可以与UCIe 、线束(BoW)、OpenHBI和OIF XSR等标准进行连接。
对于企业,芯粒有六大好处:可通过常规IC工艺实现先进性能;实现前道工艺和后道工艺的有效融合;减少了IP的问题;产品面市速度大大加快;具有系统级功能;设计更灵活且成本低[6]。
该术语由加州大学伯克利分校教授John Wawrzynek创造,作为2006年RAMP项目(多处理器研究加速器,research accelerator for multiple processors)的组成部分[10][11]能源部的扩展,也包括RISC-V 架构。
参见
[编辑]参考
[编辑]- ^ Brookes. What Is a Chiplet?. How-To Geek. 25 July 2021 [28 December 2021]. (原始内容存档于2023-07-05).
- ^ Chiplet. WikiChip. [28 December 2021]. (原始内容存档于2023-03-15).
- ^ Semi Engineering "Chiplets (页面存档备份,存于互联网档案馆)" Retrieved 5 December 2022
- ^ Don Scansen, EE Times "Chiplets: A Short History (页面存档备份,存于互联网档案馆) Retrieved 5 December 2022
- ^ Li, Tao; Hou, Jie; Yan, Jinli; Liu, Rulin; Yang, Hui; Sun, Zhigang. Chiplet Heterogeneous Integration Technology—Status and Challenges. Electronics. 2020-04-20, 9 (4) [2023-12-05]. ISSN 2079-9292. doi:10.3390/electronics9040670. (原始内容存档于2023-12-05) (英语).
- ^ 6.0 6.1 Chiplet能為芯片設計帶來哪些變革? | uSMART. www.usmart.hk. [2023-12-05]. (原始内容存档于2023-12-05).
- ^ Keeler. Common Heterogeneous Integration and IP Reuse Strategies (CHIPS). DARPA. [28 December 2021]. (原始内容存档于2024-03-01).
- ^ Kenyon. Heterogeneous Integration and the Evolution of IC Packaging. EE Times Europe. 6 April 2021 [28 December 2021]. (原始内容存档于2023-05-24).
- ^ Bertin, Claude L.; Su, Lo-Soun; Van Horn, Jody. https://link.springer.com/chapter/10.1007/978-1-4615-1389-6_4
|chapterurl=
缺少标题 (帮助). Known Good die (KGD). SpringerLink. 2001: 149–200 [7 October 2022]. ISBN 978-1-4613-5529-8. doi:10.1007/978-1-4615-1389-6_4. (原始内容存档于2022-10-12). - ^ Patterson, D.A. https://ieeexplore.ieee.org/document/1620784
|chapterurl=
缺少标题 (帮助). RAMP: Research accelerator for multiple processors - a community vision for a shared experimental parallel HW/SW platform. March 2006: 1– [2023-12-05]. ISBN 1-4244-0186-0. doi:10.1109/ISPASS.2006.1620784. (原始内容存档于2022-07-14). - ^ Wawrzynek, John. Accelerating Science Driven System Design With RAMP. 2015-05-01 [2023-12-05]. OSTI 1186854. (原始内容存档于2023-05-11) (English).
扩展阅读
[编辑]- Clark, Don. U.S. Focuses on Invigorating 'Chiplets' to Stay Cutting-Edge in Tech. The New York Times. 11 May 2023 [2023-12-05]. (原始内容存档于2024-03-13).