跳转到内容

IC 74190

维基百科,自由的百科全书

IC 74190TTL家族的一个集成电路IC,为可预设的BCD码计数器,共有16只接脚,其功用为:

脚8:需接逻辑0(假),也就是接地线

脚16:需接逻辑1(真),也就是接电源线

输入脚:

脚14:时序脉波(CLK)输入端,为正缘触发。

脚4(ENABLE),为逻辑1(真)时计数停止,为逻辑0(假)时则正常计数。

脚5(UP/DOWN),为逻辑0(假)时上数,为逻辑1(真)时下数。

脚11(LOAD),为逻辑0(假)时(QA,QB,QC,QD)=(A,B,C,D),属异步载入状态,为逻辑1(真)时则正常计数。

脚15(A)、脚1(B)、脚10(C)、脚9(D):在异步载入状态(LOAD=0)时,预设(A,B,C,D)的逻辑值。

输出脚:

脚3(QA)、脚2(QB)、脚6(QC)、脚7(QD):主要输出端,QA表示1,QB表示2,QC表示4,QD表示8,上限为9(1001),9之前不会变10(1010),而是会回到0(0000)。

脚12(TC):在上数到9或下数到0时输出逻辑1(真),否则输出逻辑0(假)。

脚13(RC):平常都是逻辑1(真)输出,只有在计数器从9变0或0变9时,才会有短暂的逻辑0(假)输出。

内部结构

[编辑]

由4个正缘触发且具预设端(PR)与清除端(CLR)的JK正反器串联而成,每一级的Q与“UP/DOWN”做XNOR运算接到下一级的CK,所有JK正反器的J、K都接在一起,再加入NOT闸到“ENABLE”输入接脚,“LOAD”与A、B、C、D分别做OR闸运算接到四个正反器的清除端(CLR),并与A、B、C、D分别做蕴含闸运算接到四个正反器的预设端(PR)。

参见

[编辑]